KR-102960949-B1 - Light Emitting Display Device
Abstract
본 발명은 복수개의 서브 화소를 갖는 기판과, 상기 기판 상에 제 1 방향의 스캔 라인과, 상기 제 1 방향과 교차하는 제 2 방향의 데이터 라인 및 전원전압 라인과, 상기 기판 상에 상기 스캔 라인, 상기 데이터 라인 및 상기 전원전압 라인을 덮는 평탄화층과, 상기 평탄화층 상에, 상기 복수개의 서브 화소들 각각의 발광부를 노출하는 뱅크와, 상기 뱅크의 일부분에 구비된 스페이서 및 상기 스페이서와 상기 뱅크 사이에 구비되고, 상기 전원전압 라인과 접속된 금속 패턴을 포함할 수 있다.
Inventors
- 변혜원
- 고인태
Assignees
- 엘지디스플레이 주식회사
Dates
- Publication Date
- 20260506
- Application Date
- 20211231
Claims (14)
- 복수개의 서브 화소를 갖는 기판; 상기 기판 상에 제 1 방향의 스캔 라인과, 상기 제 1 방향과 교차하는 제 2 방향의 데이터 라인 및 전원전압 라인; 상기 기판 상에 상기 스캔 라인, 상기 데이터 라인 및 상기 전원전압 라인을 덮는 평탄화층; 상기 평탄화층 상에, 상기 복수개의 서브 화소들 각각의 발광부를 노출하는 뱅크; 상기 뱅크의 일부분에 구비된 스페이서; 및 상기 스페이서와 상기 뱅크 사이에 구비되고, 상기 전원전압 라인과 접속된 금속 패턴을 포함하며, 상기 전원전압 라인은 양(陽)의 전원 전압을 인가받는 발광 표시 장치.
- 제 1항에 있어서, 상기 금속 패턴은 상기 평탄화층 및 상기 뱅크를 관통하는 제 1 콘택홀을 통해 상기 전원전압 라인과 접속된 발광 표시 장치.
- 제 1항에 있어서, 상기 서브 화소들에 각각 발광 소자를 구비하며, 상기 발광 소자는, 상기 발광부에 상기 평탄화층과 상기 뱅크 사이에, 상기 뱅크와 가장자리가 중첩된 제 1 전극; 상기 발광부의 상기 제 1 전극 상부와 상기 뱅크의 측부 상에 구비된 유기층; 및 상기 유기층 상부에 구비된 제 2 전극을 포함한 발광 표시 장치.
- 삭제
- 제 3항에 있어서, 상기 전원전압 라인은 제 1 전극에 인가되는 전압보다 높은 양(陽)의 전원 전압을 인가받는 발광 표시 장치.
- 제 1항에 있어서, 상기 금속 패턴은 상기 뱅크의 상부 표면에 구비되고 상기 스페이서의 폭보다 작은 폭을 갖는 발광 표시 장치.
- 제 3항에 있어서, 상기 평탄화층은 상기 스캔 라인, 상기 데이터 라인 및 상기 전원 전압 라인과 적어도 하나에 연결된 복수개의 박막 트랜지스터들을 덮고, 상기 복수개의 박막 트랜지스터들 중 적어도 하나는 상기 평탄화층에 구비된 제 2 콘택홀을 통해 각 서브 화소들의 상기 제 1 전극과 연결되는 발광 표시 장치.
- 제 3항에 있어서, 상기 서브 화소들 각각에 구비된 상기 제 1 전극은 상기 스페이서와 평면적으로 이격된 발광 표시 장치.
- 제 1항에 있어서, 상기 스페이서는 서로 다른 색을 발광하는 발광부들 사이에 구비된 발광 표시 장치.
- 제 1항에 있어서, 상기 스페이서는 상기 전원전압 라인과 중첩된 발광 표시 장치.
- 제 1항에 있어서, 상기 데이터 라인 및 기저전원 라인은 상기 전원전압 라인과 이격하여 평행하게 구비되고, 상기 스페이서와 중첩한 발광 표시 장치.
- 제 3항에 있어서, 상기 유기층은 발광층과, 상기 제 1 전극과 상기 발광층 사이의 제 1 공통층, 상기 발광층과 상기 제 2 전극 사이의 제 2 공통층을 포함한 발광 표시 장치.
- 제 12항에 있어서, 상기 유기층은 발광층을 복수개 구비하며, 상기 복수개 구비된 발광층들 사이에 공통층을 더 구비한 발광 표시 장치.
- 제 12항에 있어서, 상기 제 1 전극과 제 2 전극 사이의 상기 발광층, 상기 제 1 공통층 및 상기 제 2 공통층 중 적어도 하나는 상기 복수개의 서브 화소들에서 연속된 발광 표시 장치.
Description
발광 표시 장치 {Light Emitting Display Device} 본 명세서는 금속 패턴을 이용하여 스페이서 상에서 침입하는 전도성 이물에 기인한 불량을 방지할 수 있는 발광 표시 장치에 관한 것이다. 최근 본격적인 정보화 시대로 접어듦에 따라 전기적 정보신호를 시각적으로 표현하는 디스플레이(display) 분야가 급속도로 발전해 왔고, 이에 부응하여 박형화, 경량화, 저소비전력화의 우수한 성능을 지닌 여러 가지 다양한 평판 표시장치(Flat Display Device)가 개발되어 기존의 브라운관(Cathode Ray Tube: CRT)을 빠르게 대체하고 있다. 이 같은 평판 표시장치의 구체적인 예로는 액정 표시장치(Liquid Crystal Display device: LCD), 플라즈마 표시장치(Plasma Display Panel device: PDP), 전계방출 표시장치(Field Emission Display device: FED), 유기 발광 표시장치(Organic Light Emitting Device: OLED) 등을 들 수 있다. 이 중, 별도의 광원을 요구하지 않으며 장치의 컴팩트화 및 선명한 컬러 표시를 위해 발광 표시 장치가 경쟁력 있는 어플리케이션(application)으로 고려되고 있다. 도 1은 본 명세서의 발광 표시 장치를 나타낸 평면도이다. 도 2는 본 명세서의 일 실시예에 따른 발광 표시 장치에서, 도 1의 A 영역을 나타낸 평면도이다. 도 3은 본 명세서의 일 실시예에 따른 도 2의 I~I' 선상의 단면도이다. 도 4는 도 2의 일 서브 화소의 회로도이다. 도 5는 본 명세서의 발광 표시 장치에 있어서, 이물 발생시 전도성 이온의 이동 경로를 나타낸 단면도이다. 도 6은 비교예에 따른 발광 표시 장치에 있어서, 이물 발생시 전도성 이온의 이동을 나타낸 단면도이다. 도 7a 및 도 7b는 본 명세서의 발광 표시 장치 내 발광 소자의 예를 나타낸 단면도이다. 도 8은 본 명세서의 다른 실시예에 따른 발광 표시 장치를 나타낸 평면도이다 이하, 첨부된 도면들을 참조하여, 본 명세서의 바람직한 실시예들을 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 본 명세서와 관련된 기술 혹은 구성에 대한 구체적인 설명이 본 명세서의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것으로, 실제 제품의 부품 명칭과 상이할 수 있다. 본 명세서의 다양한 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 명세서가 도면에 도시된 사항에 한정되는 것은 아니다. 본 명세서 전체에 걸쳐 동일한 도면 부호는 동일 구성 요소를 지칭한다. 또한, 본 명세서를 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 명세서의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다. 본 명세서의 다양한 실시예에 포함된 구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다. 본 명세서의 다양한 실시예를 설명함에 있어, 위치 관계에 대하여 설명하는 경우에, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다. 본 명세서의 다양한 실시예를 설명함에 있어, 시간 관계에 대한 설명하는 경우에, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다. 본 명세서의 다양한 실시예를 설명함에 있어, '제 1~', '제 2~' 등이 다양한 구성 요소를 서술하기 위해서 사용될 수 있지만, 이러한 용어들은 서로 동일 유사한 구성 요소 간에 구별을 하기 위하여 사용될 따름이다. 따라서, 본 명세서에서 '제 1~'로 수식되는 구성 요소는 별도의 언급이 없는 한, 본 명세서의 기술적 사상 내에서 '제 2~' 로 수식되는 구성 요소와 동일할 수 있다. 본 명세서의 여러 다양한 실시예의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 다양한 실시예가 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다. 이하, 본 명세서의 발광 표시 장치 및 이의 제조 방법에 대해 설명한다. 본 명세서의 발광 표시 장치는 별도의 광원 유닛없이 표시 장치 내에 구성된 어레이에 자발광이 가능한 발광 소자를 포함한 것으로, 예를 들어, 이러한 표시 장치는 유기 발광 표시 장치, 마이크로 LED 표시 장치, 전기 영동 표시 장치, 양자점 발광 표시 장치 등을 고려할 수 있다. 그러한, 열거된 예는 일 예이며, 자발광이 가능한 표시 장치라면 다른 어플리케이션으로 확장될 수 있다. 도 1은 본 명세서의 발광 표시 장치를 나타낸 평면도이며, 도 2는 본 명세서의 일 실시예에 따른 발광 표시 장치에서, 도 1의 A 영역을 나타낸 평면도이다. 또한, 도 3은 일 실시예에 따른 도 2의 I~I' 선상의 단면도이다. 또한, 도 4은 도 2의 일 서브 화소의 회로도이다. 도 1 내지 도 3과 같이, 본 명세서의 일 실시예에 따른 발광 표시 장치는 복수개의 서브 화소들을 갖는 기판(100)과, 상기 기판 상에 제 1 방향의 스캔 라인(Scan1 (121), Scan2 (122a, 122b))과, 상기 제 1 방향과 교차하는 제 2방향의 데이터 라인(DL)(163) 및 전원전압 라인(VDL)(161)과, 상기 기판(100) 상에 상기 스캔 라인(Scan1 (121), Scan2 (122a, 122b)), 상기 데이터 라인(DL)(163) 및 상기 전원전압 라인(VDL)(161)을 덮는 평탄화층(170)과, 상기 평탄화층(170) 상에, 복수개의 서브 화소들 각각의 발광부(REM, GEM, BEM)를 노출하는 뱅크(180)와, 상기 뱅크의 일부분에 구비된 스페이서(190) 및 상기 스페이서(190)와 뱅크(180) 사이에 구비된 금속 패턴(185)를 포함한다. 상기 금속 패턴(185)은 상기 평탄화층(170) 및 상기 뱅크(180)를 관통하는 제 1 콘택홀(CT4)을 통해 상기 전원전압 라인(VDL: 161)과 접속시켜, 뱅크(180) 상부 표면에 양의 전원 전압을 인가할 수 있다. 전원전압 라인(VDL: 161)은 양의 구동 전압(EVDD)을 구동 트랜지스터(DT)측으로 공급하는 라인으로, 대략 +10V 이상의 양의 전원 전압이 인가된다. 도 4를 참조하면, 전원 전압 라인(VDL)과 발광 소자(OLED)의 제 1 전극 사이에는 구동 트랜지스터(DT)와 제 4 스위칭 트랜지스터(T4)이 구비되고, 적어도 발광 소자의 제 1 전극에는 전원 전압 라인(VDL)의 공급된 양의 전원 전압 대비 구동 트랜지스터(DT)와 제 4 스위칭 트랜지스터(T4)에 걸린 전압을 뺀 값에 해당하는 전압이 인가되는 것으로, 금속 패턴(185)에 인가되는 양의 전원 전압이 제 1 전극에 인가되는 전압보다 크다. 따라서, 전도성 이온이 스페이서(190) 내부로 침입하더라도, 발광 소자의 제 1 전극(210)측으로 이동하지 못하고, 제 1 전극(210)보다 인가된 전압 값이 큰 금속 패턴(185)을 통해 전원 전압 라인(161) 측에 포획되어 있어, 전도성 이온 및 이물에 기인되는 불량을 방지할 수 있다. 도 1과 같이, 기판(100)은 복수개의 서브 화소가 배치된 표시 영역(AA)과 표시 영역(AA) 외측에 구동부 및 구동부와 표시 영역(AA)에 구비된 스캔 라인(Scan1 (121), Scan2 (122a, 122b))과, 상기 제 1 방향과 교차하는 제 2방향의 데이터 라인(DL)(163) 및 전원전압 라인(VDL)(161))를 외측에서 연결하며 신호를 전달하는 링크 배선(미도시)를 포함한 비표시 영역(NA)을 포함한다. 비표시 영역(AA)에서 링크 배선은 기판(100)의 가장 자리에 구비된 패드 전극과 연결되고, 패드 전극은 상기 기판(100) 상에 구비되는 집적 회로(IC)를 포함한 인쇄회로 필름과 접속될 수 있다. 또한, 인쇄회로 필름은 기판(100) 외측에 회로 기판과 접속될 수 있다. 도 2 및 도 3을 기준으로 설명하면, 서브 화소들의 발광부들(EM: REM, GEM, BEM)은 뱅크(180)의 오픈 영역으로 정의된다. 서브 화소에서 발광부(EM: REM, GEM, BEM) 외측은 비발광부(NEM)가 된다. 뱅크(180)가 형성된 영역이 비발광부가 된다. 뱅크(180)가 기판(100)의 표시 영역(AA)에 걸쳐 각 서브 화소에 대응하여 복수개의 발광부(EM)를 오픈시키며 일체형으로 형성되어 있어 서브 화소들의 비발광부(NEM)들은 인접한 서브 화소들 사이에 끊기지 않고 연속되어 있다. 서브 화소는 기판(100) 상에 구조물로 분리된 영역을 의미하는 것이 아니라, 하나의 발광부(EM: REM, GEM, BEM)를 중심으로 그 주변 영역을 포함하며, 색을 발광하기 위해 최소 단위로 동작하는 영역을 의미한다. 인접한 서브 화소들은 스캔 라인(Scan1 (121), Scan2 (122a, 122b))과, 상기 제 1 방향(도 2의 X방향)과 교차하는 제 2 방향(도 2의 Y방향)의 데이터 라인(DL)(163) 및 전원전압 라인(VDL)(161) 중 적어도 일부 공유될 수 있다. 한편, 본 명세서의 발광 표시 장치는 금속 패턴(185)을 스페이서(190)에 대응시켜 형성한다. 스페이서(190)가 수직 방향(Z 방향)에서 돌출되어 있어 이물이 달라붙기 쉬운 구조물이기 때문에, 스페이서(190) 상의 이물이 발생시 이물에 의