Search

KR-20260060995-A - PIXEL CIRCUIT AND DRIVING METHOD THEREOF

KR20260060995AKR 20260060995 AKR20260060995 AKR 20260060995AKR-20260060995-A

Abstract

픽셀 회로 및 그 구동 방법이 제공된다. 픽셀 회로는 커패시터, 리셋 회로, 기록 회로, 구동 회로, 및 발광 다이오드를 포함한다. 커패시터는 노드에 커플링된다. 리셋 회로는 리셋 신호에 의해 제어되고, 기준 전압에 기초하여 노드에서 전압을 리셋하도록 구성된다. 기록 회로는 기록 신호에 의해 제어되고, 커패시터 내로 회색도 전압을 기록하도록 구성된다. 구동 회로는 구동 신호에 의해 제어되고, 노드에서의 전압에 기초하여 구동 전류를 생성하여 발광 다이오드를 구동하도록 구성된다. 리셋 신호의 활성화 기간은 기록 신호의 활성화 기간과 부분적으로 오버랩되고, 이렇게 하여 노드에 기준 전압이 인가되는 동안 커패시터 내로 회색도 전압이 기록된다.

Inventors

  • 예 옌-웨이
  • 린 웨이-리

Assignees

  • 에이유오 코포레이션

Dates

Publication Date
20260506
Application Date
20250731
Priority Date
20241025

Claims (16)

  1. 픽셀 회로에 있어서, 노드에 커플링된 커패시터; 적어도 하나의 리셋 신호에 의해 제어되고, 적어도 하나의 기준 전압에 기초하여 상기 노드에서의 전압을 리셋하도록 구성되는 리셋 회로; 기록 신호에 의해 제어되고, 상기 커패시터 내로 회색도 전압(gray-level voltage)을 기록하고, 임계 전압에 반응하여 상기 노드에서의 전압을 변경하도록 구성되는 기록 회로; 구동 신호에 의해 제어되고, 상기 노드에서의 전압에 기초하여 구동 전류를 생성하도록 구성되는 구동 회로; 및 상기 구동 회로에 커플링되는 발광 다이오드를 포함하고, 상기 발광 다이오드의 휘도는 상기 구동 전류에 따라 변화하고, 상기 적어도 하나의 리셋 신호의 활성화 기간은, 상기 기록 신호의 활성화 기간과 부분적으로 오버랩되고, 따라서 상기 노드에 상기 적어도 하나의 기준 전압이 인가되는 동안, 상기 커패시터 내로 상기 회색도 전압이 기록되는 것인, 픽셀 회로.
  2. 제1항에 있어서, 상기 적어도 하나의 기준 전압은 제1 기준 전압 및 제2 기준 전압을 포함하고, 상기 리셋 회로는, 제1 트랜지스터 - 상기 제1 트랜지스터의 제1 단자는 상기 제1 기준 전압에 커플링되고, 상기 제1 트랜지스터의 제2 단자는 상기 커패시터의 제1 단자에 커플링되고, 상기 제1 트랜지스터의 제어 단자는 상기 적어도 하나의 리셋 신호를 수신함 - ; 제2 트랜지스터 - 상기 제2 트랜지스터의 제1 단자는 상기 커패시터의 제2 단자에 커플링되고, 상기 제2 트랜지스터의 제2 단자는 상기 제2 기준 전압에 커플링되고, 상기 제2 트랜지스터의 제어 단자는 상기 적어도 하나의 리셋 신호를 수신함 - ; 및 제3 트랜지스터 - 상기 제3 트랜지스터의 제1 단자는 상기 제2 기준 전압에 커플링되고, 상기 제3 트랜지스터의 제어 단자는 상기 적어도 하나의 리셋 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  3. 제1항에 있어서, 상기 적어도 하나의 기준 전압은 제1 기준 전압 및 제2 기준 전압을 포함하고, 상기 적어도 하나의 리셋 신호는 제1 리셋 신호 및 제2 리셋 신호를 포함하고, 상기 리셋 회로는, 제1 트랜지스터 - 상기 제1 트랜지스터의 제1 단자는 상기 제1 기준 전압에 커플링되고, 상기 제1 트랜지스터의 제2 단자는 상기 커패시터의 제1 단자에 커플링되고, 상기 제1 트랜지스터의 제어 단자는 상기 제1 리셋 신호를 수신함 - ; 제2 트랜지스터 - 상기 제2 트랜지스터의 제1 단자는 상기 커패시터의 제2 단자에 커플링되고, 상기 제2 트랜지스터의 제2 단자는 상기 제2 기준 전압에 커플링되고, 상기 제2 트랜지스터의 제어 단자는 상기 제2 리셋 신호를 수신함 - ; 및 제3 트랜지스터 - 상기 제3 트랜지스터의 제1 단자는 상기 제2 기준 전압에 커플링되고, 상기 제3 트랜지스터의 제어 단자는 상기 제1 리셋 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  4. 제3항에 있어서, 상기 제1 리셋 신호의 활성화 기간은 상기 기록 신호의 활성화 시간과 오버랩되지 않고, 상기 제2 리셋 신호의 활성화 기간은 상기 기록 신호의 활성화 기간과 부분적으로 오버랩되는 것인, 픽셀 회로.
  5. 제2항에 있어서, 상기 기록 회로는, 제4 트랜지스터 - 상기 제4 트랜지스터의 제1 단자는 상기 회색도 전압에 커플링되고, 상기 제4 트랜지스터의 제2 단자는 상기 커패시터의 제1 단자에 커플링되고, 상기 제4 트랜지스터의 제어 단자는 상기 기록 신호를 수신함 - ; 및 제5 트랜지스터 - 상기 제5 트랜지스터의 제1 단자는 제3 기준 전압에 커플링되고, 상기 제5 트랜지스터의 제어 단자는 상기 기록 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  6. 제5항에 있어서, 상기 구동 회로는, 제6 트랜지스터 - 상기 제6 트랜지스터의 제1 단자는 상기 발광 다이오드에 커플링되고, 상기 제6 트랜지스터의 제2 단자는 상기 커패시터의 제2 단자에 커플링되고, 상기 제6 트랜지스터의 제어 단자는 상기 구동 신호를 수신함 - ; 제7 트랜지스터 - 상기 제7 트랜지스터의 제1 단자는 상기 커패시터의 제2 단자에 커플링되고, 상기 제7 트랜지스터의 제2 단자는 상기 제1 기준 전압에 커플링되고, 상기 제7 트랜지스터의 제어 단자는 상기 제3 트랜지스터의 제2 단자 및 상기 제5 트랜지스터의 제2 단자에 커플링됨 - ; 및 제8 트랜지스터 - 상기 제8 트랜지스터의 제1 단자는 상기 제1 커패시터의 제1 단자에 커플링되고, 상기 제8 트랜지스터의 제2 단자는 상기 제7 트랜지스터의 제어 단자에 커플링되고, 상기 제8 트랜지스터의 제어 단자는 상기 구동 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  7. 제6항에 있어서, 상기 제1 트랜지스터 내지 상기 제8 트랜지스터는 P-타입 트랜지스터이고, 상기 적어도 하나의 리셋 신호의 활성화 기간 중에, 상기 적어도 하나의 리셋 신호는 논리적 로우 레벨에 있고, 상기 기록 신호의 활성화 기간 중에, 상기 기록 신호는 논리적 로우 레벨에 있는 것인, 픽셀 회로.
  8. 제1항에 있어서, 상기 기록 신호의 활성화 기간의 지속기간은, 상기 회색도 전압의 활성화 기간의 지속기간보다 긴 것인, 픽셀 회로.
  9. 제1항에 있어서, 상기 적어도 하나의 리셋 신호의 활성화 기간은 상기 기록 신호의 활성화 기간보다 일찍 종료되는 것인, 픽셀 회로.
  10. 제1항에 있어서, 상기 구동 회로는, 제1 트랜지스터 - 상기 제1 트랜지스터의 제1 단자는 시스템 전압에 커플링되고, 상기 제1 트랜지스터의 제어 단자는 상기 구동 신호를 수신함 - ; 제2 트랜지스터 - 상기 제2 트랜지스터의 제1 단자는 상기 제1 트랜지스터의 제2 단자에 커플링되고, 상기 제2 트랜지스터의 제2 단자는 상기 커패시터의 제1 단자에 커플링되고, 상기 제2 트랜지스터의 제어 단자는 상기 구동 신호를 수신함 - ; 제3 트랜지스터 - 상기 제3 트랜지스터의 제1 단자는 상기 제2 트랜지스터의 제1 단자에 커플링되고, 상기 제3 트랜지스터의 제어 단자는 상기 커패시터의 제2 단자에 커플링됨 - ; 및 제4 트랜지스터 - 상기 제4 트랜지스터의 제1 단자는 상기 제3 트랜지스터의 제2 단자에 커플링되고, 상기 제4 트랜지스터의 제2 단자는 상기 발광 다이오드에 커플링되고, 상기 제4 트랜지스터의 제어 단자는 상기 구동 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  11. 제10항에 있어서, 상기 적어도 하나의 기준 전압은 제1 기준 전압 및 제2 기준 전압을 포함하고, 상기 리셋 회로는, 제5 트랜지스터 - 상기 제5 트랜지스터의 제1 단자는 상기 커패시터의 제2 단자에 커플링되고, 상기 제5 트랜지스터의 제2 단자는 상기 제2 기준 전압에 커플링되고, 상기 제5 트랜지스터의 제어 단자는 상기 적어도 하나의 리셋 신호를 수신함 - ; 및 제6 트랜지스터 - 상기 제6 트랜지스터의 제1 단자는 상기 커패시터의 제1 단자에 커플링되고, 상기 제6 트랜지스터의 제2 단자는 상기 제1 기준 전압에 커플링되고, 상기 제6 트랜지스터의 제어 단자는 상기 적어도 하나의 리셋 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  12. 제11항에 있어서, 상기 기록 회로는, 제7 트랜지스터 - 상기 제7 트랜지스터의 제1 단자는 상기 커패시터의 제1 단자에 커플링되고, 상기 제7 트랜지스터의 제2 단자는 상기 제1 기준 전압에 커플링되고, 상기 제7 트랜지스터의 제어 단자는 상기 기록 신호를 수신함 - ; 제8 트랜지스터 - 상기 제8 트랜지스터의 제1 단자는 상기 제3 트랜지스터의 제1 단자에 커플링되고, 상기 제8 트랜지스터의 제2 단자는 상기 회색도 전압에 커플링되고, 상기 제8 트랜지스터의 제어 단자는 상기 기록 신호를 수신함 - ; 및 제9 트랜지스터 - 상기 제9 트랜지스터의 제1 단자는 상기 제4 트랜지스터의 제1 단자에 커플링되고, 상기 제9 트랜지스터의 제2 단자는 상기 커패시터의 제2 단자에 커플링되고, 상기 제9 트랜지스터의 제어 단자는 상기 기록 신호를 수신함 - ; 를 포함하는 것인, 픽셀 회로.
  13. 제12항에 있어서, 상기 제1 트랜지스터 내지 상기 제9 트랜지스터는 P-타입 트랜지스터이고, 상기 적어도 하나의 리셋 신호의 활성화 기간 중에, 상기 적어도 하나의 리셋 신호는 논리적 로우 레벨에 있고, 상기 기록 신호의 활성화 기간 중에, 상기 기록 신호는 논리적 로우 레벨에 있는 것인, 픽셀 회로.
  14. 픽셀 회로 구동 방법에 있어서, 적어도 하나의 기준 전압에 기초하여, 노드에서 전압을 리셋하기 위하여 적어도 하나의 리셋 신호에 따라 리셋 신호를 제어하는 단계 - 상기 노드는 커패시터에 커플링됨 - ; 상기 커패시터 내로 회색도 전압을 기록하고, 상기 노드에서의 전압을 임계 전압에 반응하여 변경하도록 기록 신호에 따라 기록 회로를 제어하는 단계; 상기 노드에서의 전압에 기초하여 구동 전류를 생성하고, 상기 구동 전류에 따라 발광 다이오드를 구동시키도록, 구동 신호에 따라 구동 회로를 제어하는 단계 - 상기 발광 다이오드의 휘도는 상기 구동 회로에 따라 변화함 - 를 포함하고, 상기 적어도 하나의 리셋 신호의 활성화 기간은 상기 기록 신호의 활성화 기간과 부분적으로 오버랩되고, 따라서 상기 노드에 상기 적어도 하나의 기준 전압이 인가되는 동안 상기 커패시터 내로 상기 회색도 전압이 기록되는 것인, 구동 방법.
  15. 제14항에 있어서, 상기 기록 신호의 활성화 기간의 지속기간은 상기 회색도 전압의 활성화 기간의 지속기간보다 긴 것인, 구동 방법.
  16. 제14항에 있어서, 상기 적어도 하나의 리셋 신호의 활성화 기간은 상기 기록 신호의 활성화 기간보다 일찍 종료되는 것인, 구동 방법.

Description

픽셀 회로 및 그 구동 방법{PIXEL CIRCUIT AND DRIVING METHOD THEREOF} [관련 발명에 대한 상호 참조] 본 출원은 2024년 10월 25일에 출원된 대만 출원 번호 113140734에 대한 우선권 이득을 주장한다. 상기 특허 출원 전체가 본 명세서에 참조로서 인용되고, 본 명세서의 일부로서 포함된다. 본 개시는 발광 다이오드에 적용 가능한 픽셀 회로에 관련된다. 관련 기술에서, 디스플레이 패널은 다양한 디스플레이 장치에 광범위하게 적용되고, 이들의 코어 컴포넌트 중 하나는 픽셀 회로이다. 픽셀 회로는 일반적으로 다수의 트랜지스터, 하나 이상의 커패시터, 및 발광 다이오드(light-emitting diode; LED)를 포함하고, 이들 컴포넌트는 함께 작동하여 이미지 디스플레이의 기능을 달성한다. 각각의 픽셀 회로는 동작 중에 다수의 상이한 동작 기간을 거친다. 예를 들어, 특정 기간 중에, 회색도 전압(gray-level voltage)은 커패시터 내로 기록 및 저장되고, 그 이후에 광을 방출하도록 LED를 구동한다. 그러나, 일부 제품에서, 커패시터를 충전하는 데 걸리는 시간은 단축된다. 예를 들어, 디스플레이 해상도의 증가 및 높은 주사율(refresh rate)으로 인해, 커패시터는 한정된 시간 내에 완전히 충전될 수 없다. 또한, 픽셀 회로에서의 용량성 커플링 현상으로 인해, 데이터 라인 상의 전압이 변화하면, 이러한 변화는 커패시터를 커플링할 수 있고, 픽셀 회로 내의 전압이 시프트되게 하여, 디스플레이 효과가 영향을 받는다. 본 개시는, 충전 시간이 과도하게 짧을 때 데이터 라인 상의 전압 변화에 의해 야기되는 디스플레이 이상 문제를 해결할 수 있는 픽셀 회로 및 픽셀 회로의 구동 방법을 제공한다. 본 개시는 커패시터, 리셋 회로, 기록 회로, 구동 회로, 및 발광 다이오드를 포함하는 픽셀 회로를 제공한다. 커패시터는 노드에 커플링된다. 리셋 회로는 적어도 하나의 리셋 신호에 의해 제어되고, 적어도 하나의 기준전압에 기초하여 노드에서의 전압을 리셋하도록 구성된다. 기록 회로는 기록 신호에 의해 제어되고, 회색도 전압을 커패시터 내로 기록하고, 임계 전압에 반응하도록 노드에서의 전압을 변경하도록 구성된다. 구동 회로는 구동 신호에 의해 제어되고, 노드에서의 전압에 기초하여 구동 전류를 생성하도록 구성된다. 발광 다이오드는 구동 회로에 커플링되고, 발광 다이오드의 휘도는 구동 전류에 따라 변화한다. 리셋 신호의 활성화 기간은 기록 신호의 활성화 기간과 부분적으로 오버랩되고, 이렇게 하여 노드에 기준 전압이 인가되는 동안 커패시터 내로 회색도 전압이 기록된다. 본 개시의 실시예에서, 기준 전압은 제1 기준 전압 및 제2 기준 전압을 포함한다. 리셋 회로는 제1 트랜지스터, 제2 트랜지스터, 및 제3 트랜지스터를 포함한다. 제1 트랜지스터에서, 제1 트랜지스터의 제1 단자는 제1 기준 전압에 커플링되고, 제1 트랜지스터의 제2 단자는 커패시터의 제1 단자에 커플링되고, 제1 트랜지스터의 제어 단자는 리셋 신호를 수신한다. 제2 트랜지스터에서, 제2 트랜지스터의 제1 단자는 커패시터의 제2 단자에 커플링되고, 제2 트랜지스터의 제2 단자는 제2 기준 전압에 커플링되고, 제2 트랜지스터의 제어 단자는 리셋 신호를 수신한다. 제3 트랜지스터에서, 제3 트랜지스터의 제1 단자는 제2 기준 전압에 커플링되고, 제3 트랜지스터의 제어 단자는 리셋 신호를 수신한다. 본 개시의 실시예에서, 기준 전압은 제1 기준 전압 및 제2 기준 전압을 포함한다. 리셋 신호는 제1 리셋 신호 및 제2 리셋 신호를 포함한다. 리셋 회로는 제1 트랜지스터, 제2 트랜지스터, 및 제3 트랜지스터를 포함한다. 제1 트랜지스터에서, 제1 트랜지스터의 제1 단자는 제1 기준 전압에 커플링되고, 제1 트랜지스터의 제2 단자는 커패시터의 제1 단자에 커플링되고, 제1 트랜지스터의 제어 단자는 제1 리셋 신호를 수신한다. 제2 트랜지스터에서, 제2 트랜지스터의 제1 단자는 커패시터의 제2 단자에 커플링되고, 제2 트랜지스터의 제2 단자는 제2 기준 전압에 커플링되고, 제2 트랜지스터의 제어 단자는 제2 리셋 신호를 수신한다. 제3 트랜지스터에서, 제3 트랜지스터의 제1 단자는 제2 기준 전압에 커플링되고, 제3 트랜지스터의 제어 단자는 제1 리셋 신호를 수신한다. 본 개시의 실시예에서, 제1 리셋 신호의 활성화 기간은 기록 신호의 활성화 기간과 오버랩되지 않고, 제2 리셋 신호의 활성화 시간은 기록 신호의 활성화 기간과 부분적으로 오버랩된다. 본 개시의 실시예에서, 기록 회로는 제4 트랜지스터 및 제5 트랜지스터를 포함한다. 제4 트랜지스터에서, 제4 트랜지스터의 제1 단자는 회색도 전압에 커플링되고, 제4 트랜지스터의 제2 단자는 커패시터의 제1 단자에 커플링되고, 제4 트랜지스터의 제어 단자는 기록 신호를 수신한다. 제5 트랜지스터에서, 제5 트랜지스터의 제1 단자는 제3 기준 전압에 커플링되고, 제5 트랜지스터의 제어 단자는 기록 신호를 수신한다. 본 개시의 실시예에서, 구동 회로는 제6 트랜지스터, 제7 트랜지스터, 및 제8 트랜지스터를 포함한다. 제6 트랜지스터에서, 제6 트랜지스터의 제1 단자는 발광 다이오드에 커플링되고, 제6 트랜지스터의 제2 단자는 커패시터의 제2 단자에 커플링되고, 제6 트랜지스터의 제어 단자는 구동 신호를 수신한다. 제7 트랜지스터에서, 제7 트랜지스터의 제1 단자는 커패시터의 제2 단자에 커플링되고, 제7 트랜지스터의 제2 단자는 제1 기준 전압에 커플링되고, 제7 트랜지스터의 제어 단자는 제3 트랜지스터의 제2 단자 및 제5 트랜지스터의 제2 단자에 커플링된다. 제8 트랜지스터에서, 제8 트랜지스터의 제1 단자는 제1 커패시터의 제1 단자에 커플링되고, 제8 트랜지스터의 제2 단자는 제7 트랜지스터의 제어 단자에 커플링되고, 제8 트랜지스터의 제어 단자는 구동 신호를 수신한다. 본 개시의 실시예에서, 제1 트랜지스터 내지 제8 트랜지스터는 P-타입 트랜지스터이다. 리셋 신호는 그 활성화 기간 중에 논리적 로우 레벨(logical low level)이고, 기록 신호는 그 활성화 기간 중에 논리적 로우 레벨이다. 본 개시의 실시예에서, 기록 신호의 활성화 기간의 지속기간은 회색도 전압의 활성화 기간의 지속기간보다 크다. 본 개시의 실시예에서, 리셋 신호의 활성화 기간은 기록 신호의 활성화 기간보다 일찍 종료된다. 본 개시의 실시예에서, 구동 회로는 제1 트랜지스터, 제2 트랜지스터, 제3 트랜지스터, 및 제4 트랜지스터를 포함한다. 제1 트랜지스터에서, 제1 트랜지스터의 제1 단자는 시스템 전압에 커플링되고, 제1 트랜지스터의 제어 단자는 구동 신호를 수신한다. 제2 트랜지스터에서, 제2 트랜지스터의 제1 단자는 제1 트랜지스터의 제2 단자에 커플링되고, 제2 트랜지스터의 제2 단자는 커패시터의 제1 단자에 커플링되고, 제2 트랜지스터의 제어 단자는 구동 신호를 수신한다. 제3 트랜지스터에서, 제3 트랜지스터의 제1 단자는 제2 트랜지스터의 제1 단자에 커플링되고, 제3 트랜지스터의 제어 단자는 커패시터의 제2 단자에 커플링된다. 제4 트랜지스터에서, 제4 트랜지스터의 제1 단자는 제3 트랜지스터의 제2 단자에 커플링되고, 제4 트랜지스터의 제2 단자는 발광 다이오드에 커플링되고, 제4 트랜지스터의 제어 단자는 구동 신호를 수신한다. 본 개시의 실시예에서, 기준 전압은 제1 기준 전압 및 제2 기준 전압을 포함한다. 리셋 회로는 제5 트랜지스터 및 제6 트랜지스터를 포함한다. 제5 트랜지스터에서, 제5 트랜지스터의 제1 단자는 커패시터의 제2 단자와 커플링되고, 제5 트랜지스터의 제2 단자는 제2 기준 전압에 커플링되고, 제5 트랜지스터의 제어 단자는 리셋 신호를 수신한다. 제6 트랜지스터에서, 제6 트랜지스터의 제1 단자는 커패시터의 제1 단자에 커플링되고, 제6 트랜지스터의 제2 단자는 제1 기준 전압에 커플링되고, 제6 트랜지스터의 제어 단자는 기준 신호를 수신한다. 본 개시의 실시예에서, 기록 회로는 제7 트랜지스터, 제8 트랜지스터, 및 제9 트랜지스터를 포함한다. 제7 트랜지스터에서, 제7 트랜지스터의 제1 단자는 커패시터의 제1 단자에 커플링되고, 제7 트랜지스터의 제2 단자는 제1 기준 전압에 커플링되고, 제7 트랜지스터의 제어 단자는 기록 신호를 수신한다. 제8 트랜지스터에서, 제8 트랜지스터의 제1 단자는 제3 트랜지스터의 제1 단자에 커플링되고, 제8 트랜지스터의 제2 단자는 회색도 전압에 커플링되고, 제8 트랜지스터의 제어 단자는 기록 신호를 수신한다. 제9 트랜지스터에서, 제9 트랜지스터의 제1 단자는 제4 트랜지스터의 제1 단자에 커플링되고, 제9 트랜지스터의 제2 단자는 커패시터의 제2 단자에 커플링되고, 제9 트랜지스터의 제어 단자는 기록 신호를 수신한다. 본 개시의 실시예에서, 제1 트랜지스터 내지 제9 트랜지스터는 P 타입 트랜지스터이다. 리셋 신호는 그 활성화 기간 중에 논리적 로우 레벨이고, 기록 신호는 그 활성화 기간 중에 논리적 로우 레벨이다. 또 다른 관점에서, 본 개시의 실시예는 또한 픽셀 회로의 구동 방법을 제공하고, 방법은 이하의 단계를 포함한다. 리셋 회로는 적어도 하나의 기준 전압에 기초하여, 노드에서의 전압을 리셋하기 위한 적어도 하나의 리셋 신호에 따라 제어된다. 이러한 노드는 커패시터에 커플링된다. 기록 회로는 커패시터 내로 회색도 전압을 기록하기 위한 기록 신호에 따라 제어되고, 임계 전압에 응답하기 위하여 노드에서의 전압을 변경한다. 구동 회로는, 노드에서의 전압에 기초하여 구동 전류를 생성하기 위하여 구동 신호에 따라 제어되고, 구동 전류에 따라 발광 다이오드를 구동하고, 여기서 발광 다이오드의 휘도는 구동 전류에 따라 변화한다. 리셋 신호의 활성화 기간은 기록 신호의 활성화 기간과 부분적으로 오버랩되고, 이렇게 하여 노드에 기준 전압이 인가되는 동안 커패시터 내로 회색도 전압이 기록된다. 전술된 내용을 보다 이해하기 쉽게 하기 위하여, 도면을 동반하는 여러 개의 실시예가 이하에 상세하게 설명된다. 본 개시의 추