Search

KR-20260061416-A - 디스플레이 기판 및 그 제조 방법, 디스플레이 장치

KR20260061416AKR 20260061416 AKR20260061416 AKR 20260061416AKR-20260061416-A

Abstract

디스플레이 기판과 그 제조 방법, 디스플레이 장치이다. 디스플레이 기판은 여러 개의 반복 유닛(100)을 포함하며, 반복 유닛(100)은 적어도 하나의 제1 전원선(51), 적어도 하나의 보상 신호선(53), 적어도 두 개의 데이터 신호선 그룹 및 여러 개의 서브 픽셀을 포함하며, 여러 개의 서브 픽셀은 적어도 두 개의 픽셀 행과 적어도 두 개의 픽셀 열을 형성하며, 데이터 신호선 그룹은 적어도 두 개의 데이터 신호선(52)을 포함하며, 서브 픽셀은 저장 커패시터(60)를 포함하며; 제1 전원선(51)과 보상 신호선(53)은 반복 유닛(100)에서 인접한 두 개의 픽셀 열 사이에 설치되며, 적어도 두 개의 데이터 신호선 그룹은 각각 반복 유닛(100)의 픽셀 행 방향의 양쪽에 설치되며; 저장 커패시터(60)는 데이터 신호선(52)과 제1 전원선(51) 사이에 설치되거나, 또는 저장 커패시터(60)는 데이터 신호선(52)과 보상 신호선(53) 사이에 설치된다.

Inventors

  • 한, 잉
  • 저우, 단단
  • 장, 다청
  • 위안, 즈둥
  • 쉬, 판
  • 류, 슈팅
  • 뤼, 광솽
  • 자오, 둥후이
  • 장, 싱
  • 뤄, 청위안
  • 추, 밍이

Assignees

  • 보에 테크놀로지 그룹 컴퍼니 리미티드
  • 베이징 보에 테크놀로지 디벨로프먼트 씨오., 엘티디.

Dates

Publication Date
20260506
Application Date
20230906

Claims (19)

  1. 디스플레이 기판에 있어서, 여러 개의 반복 유닛을 포함하며, 적어도 하나의 반복 유닛은 적어도 하나의 제1 전원선, 적어도 하나의 보상 신호선, 적어도 두 개의 데이터 신호선 그룹 및 여러 개의 서브 픽셀을 포함하며, 여러 개의 서브 픽셀은 적어도 두 개의 픽셀 행과 적어도 두 개의 픽셀 열을 형성하며, 상기 데이터 신호선 그룹은 적어도 두 개의 데이터 신호선을 포함하며; 적어도 하나의 서브 픽셀은 픽셀 드라이브 회로를 포함하며, 상기 픽셀 드라이브 회로는 적어도 저장 커패시터를 포함하며; 상기 제1 전원선과 상기 보상 신호선은 상기 반복 유닛 중 인접한 두 개의 픽셀 열 사이에 설치되며, 상기 적어도 두 개의 데이터 신호선 그룹은 각각 상기 반복 유닛 픽셀 행 방향의 양쪽에 설치되며; 상기 저장 커패시터는 상기 데이터 신호선과 상기 제1 전원선 사이에 설치되거나, 또는 상기 저장 커패시터는 상기 데이터 신호선과 상기 보상 신호선 사이에 설치되는 것을 특징으로 하는 디스플레이 기판.
  2. 제1 항에 있어서, 상기 반복 유닛은 하나의 보상 신호선과 두 개의 제1 전원선을 포함하며, 상기 두 개의 제1 전원선은 첫 번째 제1 전원선과 두 번째 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 보상 신호선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며; 상기 첫 번째 제1 전원선은 상기 보상 신호선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 첫 번째 제1 제1 전원선 사이에 설치되며; 상기 두 번째 제1 전원선은 상기 보상 신호선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제2 픽셀 열의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 두 번째 제1 전원선 사이에 설치되는 것을 특징으로 하는 디스플레이 기판.
  3. 제2항에 있어서, 적어도 하나의 반복 유닛은 또한 두 개의 전원 연결 전극을 포함하며, 상기 전원 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 전원 연결 전극의 일단은 상기 첫 번째 제1 전원선과 연결되고, 상기 전원 연결 전극의 타단은 상기 두 번째 제1 전원선과 연결되며, 상기 반복 유닛 내에 제1 전원 신호를 전송하는 고리 모양의 구조를 형성하는 것을 특징으로 하는 디스플레이 기판.
  4. 제1항에 있어서, 적어도 하나의 반복 유닛은 또한 전원 연결 전극을 포함하며, 상기 전원 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 전원 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 데이터 신호선의 디스플레이 기판 평면에서의 정투영과 중첩되지 않으며, 상기 전원 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 보상 신호선의 디스플레이 기판 평면에서의 정투영과 적어도 부분적으로 중첩되는 것을 특징으로 하는 디스플레이 기판.
  5. 제1항에 있어서, 상기 반복 유닛은 하나의 보상 신호선과 하나의 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 보상 신호선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며; 상기 제1 전원선은 상기 보상 신호선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 보상 신호선 사이에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 제1 전원선 사이에 설치되는 것을 특징으로 하는 디스플레이 기판.
  6. 제5항에 있어서, 상기 저장 커패시터는 적어도 두 개의 커패시터 극판을 포함하며; 상기 제1 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제1 거리를 가지며, 상기 제2 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제2 거리를 가지며, 상기 제1 거리는 상기 제2 거리보다 크거나 같은 것을 특징으로 하는 디스플레이 기판.
  7. 제1항에 있어서, 상기 반복 유닛은 하나의 보상 신호선과 하나의 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 보상 신호선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며; 상기 제1 전원선은 상기 보상 신호선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 제1 전원선 사이에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 보상 신호선 사이에 설치되는 것을 특징으로 하는 디스플레이 기판.
  8. 제7항에 있어서, 상기 저장 커패시터는 적어도 두 개의 커패시터 극판을 포함하며; 상기 제1 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제2 거리를 가지며, 상기 제2 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제1 거리를 가지며, 상기 제1 거리와 상기 제2 거리는 모두 상기 보상 신호선의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 보상 신호선에 가까운 한쪽의 가장자리 사이의 거리보다 큰 것을 특징으로 하는 디스플레이 기판.
  9. 제1항에 있어서, 상기 반복 유닛은 하나의 제1 전원선과 두 개의 보상 신호선을 포함하며, 상기 두 개의 보상 신호선은 첫 번째 보상 신호선과 두 번째 보상 신호선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 제1 전원선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 제1 전원선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 제1 전원선에서 멀리 떨어진 한쪽에 설치되며; 상기 첫 번째 보상 신호선은 상기 제1 전원선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 첫 번째 보상 신호선 사이에 설치되며; 상기 두 번째 보상 신호선은 상기 제1 전원선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 두 번째 보상 신호선 사이에 설치되는 것을 특징으로 하는 디스플레이 기판.
  10. 제9항에 있어서, 적어도 하나의 반복 유닛은 또한 두 개의 보상 연결 전극을 포함하며, 상기 보상 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 보상 연결 전극의 일단은 상기 첫 번째 보상 신호선과 연결되고, 상기 보상 연결 전극의 타단은 상기 두 번째 보상 신호선과 연결되며, 상기 반복 유닛 내에 보상 신호를 전송하는 고리 모양의 구조를 형성하는 것을 특징으로 하는 디스플레이 기판.
  11. 제1항에 있어서, 적어도 하나의 반복 유닛은 또한 두 개의 보상 연결 전극을 포함하며, 상기 보상 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 보상 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 데이터 신호선의 디스플레이 기판 평면에서의 정투영과 중첩되지 않으며, 상기 보상 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 제1 전원선의 디스플레이 기판 평면에서의 정투영과 적어도 부분적으로 중첩되는 것을 특징으로 하는 디스플레이 기판.
  12. 제1항에 있어서, 상기 반복 유닛은 하나의 보상 신호선과 하나의 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 제1 전원선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 제1 전원선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 제1 전원선에서 멀리 떨어진 한쪽에 설치되며; 상기 보상 신호선은 상기 제1 전원선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 제1 전원선 사이에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 보상 신호선 사이에 설치되며, 또는, 상기 보상 신호선은 상기 제1 전원선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 보상 신호선 사이에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 제1 전원선 사이에 설치되는 것을 특징으로 하는 디스플레이 기판.
  13. 제12항에 있어서, 상기 저장 커패시터는 적어도 두 개의 커패시터 극판을 포함하며; 상기 제1 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제3 거리를 가지며, 상기 제2 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제4 거리를 가지며; 또는, 상기 제1 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제4 거리를 가지며, 상기 제2 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제3 거리를 가지며; 상기 제3 거리와 상기 제4 거리는 모두 상기 보상 신호선의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 보상 신호선에 가까운 한쪽의 가장자리 사이의 거리보다 큰 것을 특징으로 하는 디스플레이 기판.
  14. 제1항 내지 제13항 중 어느 한 항에 있어서, 상기 저장 커패시터는 적어도 두 개의 커패시터 극판을 포함하며, 적어도 하나의 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이의 거리가 3 마이크로미터보다 크거나 같은 것을 특징으로 하는 디스플레이 기판.
  15. 제1항 내지 제13항 중 어느 한 항에 있어서, 상기 저장 커패시터는 제1 극판과 제2 극판을 포함하며, 상기 픽셀 드라이브 회로는 또한 제1 트랜지스터, 제2 트랜지스터 및 제3 트랜지스터를 포함하며, 상기 제1 트랜지스터의 제1 극은 상기 데이터 신호선과 연결되고, 상기 제1 트랜지스터의 제2 극은 각각 상기 제1 극판 및 상기 제2 트랜지스터의 게이트 전극과 연결되며, 상기 제3 트랜지스터의 제1 극은 상기 보상 신호선과 연결되며, 상기 제3 트랜지스터의 제2 극은 각각 상기 제2 극판 및 상기 제2 트랜지스터의 제2 극과 연결되며; 적어도 하나의 반복 유닛 중, 여러 개의 상기 제1 트랜지스터의 게이트 전극 및 여러 개의 상기 제3 트랜지스터의 게이트 전극이 동일한 스캔 신호선과 연결되는 것을 특징으로 하는 디스플레이 기판.
  16. 제14항에 있어서, 상기 제1 트랜지스터는 적어도 제1 능동층을 포함하며, 상기 제1 능동층의 제1 영역은 연결 전극을 통하여 상기 데이터 신호선과 연결되며, 상기 제1 능동층의 제2 영역은 상기 제2 극판과 연결되며; 적어도 하나의 서브 픽셀에서, 상기 제1 능동층의 디스플레이 기판 평면에서의 정투영은 상기 데이터 신호선의 디스플레이 기판 평면에서의 정투영과 중첩되지 않는 것을 특징으로 하는 디스플레이 기판.
  17. 제14항에 있어서, 상기 제3 트랜지스터는 적어도 제3 능동층을 포함하며, 상기 제3 능동층의 제1 영역은 연결 전극을 통하여 상기 보상 신호선과 연결되며, 상기 제3 능동층의 제2 영역은 상기 제1 극판과 연결되며; 적어도 하나의 서브 픽셀에서, 상기 제3 능동층의 디스플레이 기판 평면에서의 정투영은 상기 제1 전원선의 디스플레이 기판 평면에서의 정투영과 중첩되지 않는 것을 특징으로 하는 디스플레이 기판.
  18. 디스플레이 장치에 있어서, 제1항 내지 제17항 중 어느 한 항의 상기 디스플레이 기판이 포함되는 것을 특징으로 하는 디스플레이 장치.
  19. 디스플레이 기판의 제조 방법에 있어서, 상기 디스플레이 기판은 여러 개의 반복 유닛을 포함하며, 상기 제조 방법은, 적어도 하나의 반복 유닛에 적어도 하나의 제1 전원선, 적어도 하나의 보상 신호선, 적어도 두 개의 데이터 신호선 그룹 및 여러 개의 서브 픽셀을 형성하며, 여러 개의 서브 픽셀은 적어도 두 개의 픽셀 행과 적어도 두 개의 픽셀 열을 형성하며, 상기 데이터 신호선 그룹은 적어도 하나의 데이터 신호선을 포함하며; 적어도 하나의 서브 픽셀은 픽셀 드라이브 회로를 포함하며, 상기 픽셀 드라이브 회로는 적어도 저장 커패시터를 포함하며; 상기 제1 전원선과 상기 보상 신호선은 상기 반복 유닛 중 인접한 두 개의 픽셀 열 사이에 설치되며, 상기 적어도 두 개의 데이터 신호선 그룹은 각각 상기 반복 유닛의 픽셀 행 방향의 양쪽에 설치되며; 상기 저장 커패시터는 상기 데이터 신호선과 상기 제1 전원선 사이에 설치되거나, 또는 상기 저장 커패시터는 상기 데이터 신호선과 상기 보상 신호선 사이에 설치되는 것이 포함되는 것을 특징으로 하는 디스플레이 기판의 제조 방법.

Description

디스플레이 기판 및 그 제조 방법, 디스플레이 장치 본 공개는 디스플레이 기술 분야에 관한 것이지만 이에 제한되지 않으며, 특히 디스플레이 기판 및 그 제조 방법, 디스플레이 장치에 관한 것이다. 유기 발광 다이오드(Organic Light Emitting Diode, OLED)와 양자점 발광 다이오드(Quantum-dot Light Emitting Diode, QLED)는 능동 발광 디스플레이 부품으로 자체 발광, 광시각, 높은 콘트라스트, 낮은 전력 소모, 매우 높은 반응 속도, 가볍고 얇으며 휘어질 수 있고 비용이 적게 드는 등의 장점을 가지고 있다. 디스플레이 기술이 계속 발전함에 따라 OLED 또는 QLED를 발광 부품으로 하여 박막 트랜지스터(Thin Film Transistor, TFT)로 신호 제어를 수행하는 디스플레이 장치가 현재 디스플레이 분야의 주류 제품이 되었다. 아래는 본 명세서에 상세히 설명될 주제에 대한 개요이다. 본 개요는 청구범위의 보호 범위를 제한하기 위한 것이 아니다. 한 방면에서, 본 공개는 디스플레이 기판을 제공하며, 여러 개의 반복 유닛을 포함하며, 적어도 하나의 반복 유닛은 적어도 하나의 제1 전원선, 적어도 하나의 보상 신호선, 적어도 두 개의 데이터 신호선 그룹 및 여러 개의 서브 픽셀을 포함하며, 여러 개의 서브 픽셀은 적어도 두 개의 픽셀 행과 적어도 두 개의 픽셀 열을 형성하며, 상기 데이터 신호선 그룹은 적어도 두 개의 데이터 신호선을 포함하며; 적어도 하나의 서브 픽셀은 픽셀 드라이브 회로를 포함하며, 상기 픽셀 드라이브 회로는 적어도 저장 커패시터를 포함하며; 상기 제1 전원선과 상기 보상 신호선은 상기 반복 유닛 중 인접한 두 개의 픽셀 열 사이에 설치되며, 상기 적어도 두 개의 데이터 신호선 그룹은 각각 상기 반복 유닛 픽셀 행 방향의 양쪽에 설치되며; 상기 저장 커패시터는 상기 데이터 신호선과 상기 제1 전원선 사이에 설치되거나, 또는 상기 저장 커패시터는 상기 데이터 신호선과 상기 보상 신호선 사이에 설치된다. 예시적 실시 방식에서, 상기 반복 유닛은 하나의 보상 신호선과 두 개의 제1 전원선을 포함하며, 상기 두 개의 제1 전원선은 첫 번째 제1 전원선과 두 번째 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 보상 신호선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며; 상기 첫 번째 제1 전원선은 상기 보상 신호선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 첫 번째 제1 전원선 사이에 설치되며; 상기 두 번째 제1 전원선은 상기 보상 신호선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제2 픽셀 열의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 두 번째 제1 전원선 사이에 설치된다. 예시적 실시 방식에서, 적어도 하나의 반복 유닛은 또한 두 개의 전원 연결 전극을 포함하며, 상기 전원 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 전원 연결 전극의 일단은 상기 첫 번째 제1 전원선과 연결되고, 상기 전원 연결 전극의 타단은 상기 두 번째 제1 전원선과 연결되며, 상기 반복 유닛 내에 제1 전원 신호를 전송하는 고리 모양의 구조를 형성한다. 예시적 실시 방식에서, 적어도 하나의 반복 유닛은 또한 전원 연결 전극을 포함하며, 상기 전원 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 전원 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 데이터 신호선의 디스플레이 기판 평면에서의 정투영과 중첩되지 않으며, 상기 전원 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 보상 신호선의 디스플레이 기판 평면에서의 정투영과 적어도 부분적으로 중첩된다. 예시적 실시 방식에서, 상기 반복 유닛은 하나의 보상 신호선과 하나의 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 보상 신호선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며; 상기 제1 전원선은 상기 보상 신호선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 보상 신호선 사이에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 제1 전원선 사이에 설치된다. 예시적 실시 방식에서, 상기 저장 커패시터는 적어도 두 개의 커패시터 극판을 포함하며; 상기 제1 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제1 거리를 가지며, 상기 제2 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제2 거리를 가지며, 상기 제1 거리는 상기 제2 거리보다 크거나 같다. 예시적 실시 방식에서, 상기 반복 유닛은 하나의 보상 신호선과 하나의 제1 전원선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 보상 신호선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 보상 신호선에서 멀리 떨어진 한쪽에 설치되며; 상기 제1 전원선은 상기 보상 신호선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 제1 전원선 사이에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 보상 신호선 사이에 설치된다. 예시적 실시 방식에서, 상기 저장 커패시터는 적어도 두 개의 커패시터 극판을 포함하며; 상기 제1 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제2 거리를 가지며, 상기 제2 픽셀 열에서, 적어도 하나의 커패시터 극판의 상기 보상 신호선에 가까운 한쪽의 가장자리와 상기 보상 신호선의 상기 커패시터 극판에 가까운 한쪽의 가장자리 사이에 제1 거리를 가지며, 상기 제1 거리와 상기 제2 거리는 모두 상기 보상 신호선의 상기 제1 전원선에 가까운 한쪽의 가장자리와 상기 제1 전원선의 상기 보상 신호선에 가까운 한쪽의 가장자리 사이의 거리보다 크다. 예시적 실시 방식에서, 상기 반복 유닛은 하나의 제1 전원선과 두 개의 보상 신호선을 포함하며, 상기 두 개의 보상 신호선은 첫 번째 보상 신호선과 두 번째 보상 신호선을 포함하며, 상기 적어도 두 개의 데이터 신호선 그룹은 제1 데이터 신호선 그룹과 제2 데이터 신호선 그룹을 포함하며, 상기 적어도 두 개의 픽셀 열은 제1 픽셀 열과 제2 픽셀 열을 포함하며; 상기 제1 전원선은 상기 반복 유닛의 상기 제1 픽셀 열과 상기 제2 픽셀 열 사이에 설치되며, 상기 제1 데이터 신호선 그룹은 상기 제1 픽셀 열의 상기 제1 전원선에 멀리 떨어진 한쪽에 설치되며, 상기 제2 데이터 신호선 그룹은 상기 제2 픽셀 열의 상기 제1 전원선에 멀리 떨어진 한쪽에 설치되며; 상기 첫 번째 보상 신호선은 상기 제1 전원선의 상기 제1 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제1 픽셀 열 중의 저장 커패시터는 상기 제1 데이터 신호선 그룹과 상기 첫 번째 보상 신호선 사이에 설치되며; 상기 두 번째 보상 신호선은 상기 제1 전원선의 상기 제2 데이터 신호선 그룹에 가까운 한쪽에 설치되며, 상기 제2 픽셀 열 중의 저장 커패시터는 상기 제2 데이터 신호선 그룹과 상기 두 번째 보상 신호선 사이에 설치된다. 예시적 실시 방식에서, 적어도 하나의 반복 유닛은 또한 두 개의 보상 연결 전극을 포함하며, 상기 보상 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 보상 연결 전극의 일단은 상기 첫 번째 보상 신호선과 연결되고, 상기 보상 연결 전극의 타단은 상기 두 번째 보상 신호선과 연결되며, 상기 반복 유닛 내에 보상 신호를 전송하는 고리 모양의 구조를 형성한다. 예시적 실시 방식에서, 적어도 하나의 반복 유닛은 또한 두 개의 보상 연결 전극을 포함하며, 상기 보상 연결 전극의 모양은 픽셀 행 방향을 따라 연장된 스트립 모양이며, 또한 상기 제1 픽셀 열과 상기 제2 픽셀 열에 크로스 설치되며, 상기 보상 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 데이터 신호선의 디스플레이 기판 평면에서의 정투영과 중첩되지 않으며, 상기 보상 연결 전극의 디스플레이 기판 평면에서의 정투영은 상기 제1 전원선의 디스플레이 기판 평면에서의 정투영과 적어도 부분적으로 중첩된다