Search

KR-20260061733-A - IMAGE SENSOR USING METHOD OF DRIVING HYBRID SHUTTER SHARING STORAGE AREA

KR20260061733AKR 20260061733 AKR20260061733 AKR 20260061733AKR-20260061733-A

Abstract

본 개시의 일 실시 예에 따른 이미지 센서는, 제1 포토 다이오드, 제2 포토 다이오드, 제1 커패시터 및 제2 커패시터를 포함하는 저장 영역, 제1 모드 신호에 기초하여, 저장 영역에 저장된 제1 포토 다이오드의 전하에 대응하는 전압을 제1 픽셀 신호로 변환하는 제1 픽셀 신호 생성 회로, 제2 모드 신호에 기초하여, 제1 포토 다이오드의 전하에 대응하는 전압을 제2 픽셀 신호로 변환하는 제2 픽셀 신호 생성 회로를 포함하고, 제1 모드 신호에 기초하여, 제1 포토 다이오드에 대응하는 픽셀 신호 및 제2 포토 다이오드에 대응하는 픽셀 신호를 동시에 리드아웃하고, 제2 모드 신호에 기초하여, 제1 포토 다이오드에 대응하는 픽셀 신호 및 제2 포토 다이오드에 대응하는 픽셀 신호를 순차적으로 리드아웃하고, 제1 픽셀 신호 생성 회로는, 제2 모드 신호에 기초하여, 제1 포토 다이오드의 전하의 일부를 저장 영역에 전달한다.

Inventors

  • 심은섭
  • 이재호

Assignees

  • 삼성전자주식회사

Dates

Publication Date
20260506
Application Date
20241028

Claims (20)

  1. 이미지 센서에 있어서, 제1 포토 다이오드; 제2 포토 다이오드; 제1 커패시터 및 제2 커패시터를 포함하는 저장 영역; 제1 모드 신호에 기초하여, 상기 저장 영역에 저장된 상기 제1 포토 다이오드의 전하에 대응하는 전압을 제1 픽셀 신호로 변환하는 제1 픽셀 신호 생성 회로; 및 제2 모드 신호에 기초하여, 상기 제1 포토 다이오드의 전하에 대응하는 전압을 제2 픽셀 신호로 변환하는 제2 픽셀 신호 생성 회로를 포함하고, 상기 제1 모드 신호에 기초하여, 상기 제1 포토 다이오드에 대응하는 픽셀 신호 및 상기 제2 포토 다이오드에 대응하는 픽셀 신호를 동시에 리드아웃하고, 상기 제2 모드 신호에 기초하여, 상기 제1 포토 다이오드에 대응하는 픽셀 신호 및 상기 제2 포토 다이오드에 대응하는 픽셀 신호를 순차적으로 리드아웃하고, 상기 제1 픽셀 신호 생성 회로는, 상기 제2 모드 신호에 기초하여, 상기 제1 포토 다이오드의 전하의 적어도 일부를 상기 저장 영역에 전달하는 이미지 센서.
  2. 제 1 항에 있어서, 상기 제2 모드 신호에 기초하여, 상기 제1 커패시터 및 상기 제2 커패시터 중 적어도 하나 및 플로팅 디퓨전 영역 사이의 전하 이동 경로를 형성하고, 상기 저장 영역은 상기 플로팅 디퓨전 영역의 확장된 정전 용량으로 사용되는 이미지 센서.
  3. 제 1 항에 있어서, 상기 제2 모드 신호에 기초하여, 상기 제2 픽셀 신호 생성 회로는 플로팅 디퓨전 영역의 전하에 대응하는 전압을 상기 제2 픽셀 신호로 변환하고, 그리고 상기 제2 모드 신호에 기초하여, 상기 제1 픽셀 신호 생성 회로는 상기 저장 영역의 전하에 대응하는 전압을 제3 픽셀 신호로 변환하는 이미지 센서.
  4. 제 3 항에 있어서, 상기 제1 픽셀 신호, 상기 제2 픽셀 신호, 및 상기 제3 픽셀 신호의 각각을 디지털 신호로 변환하는 아날로그 디지털 컨버터 회로; 상기 제1 픽셀 신호 생성 회로와 연결된 제1 컬럼 라인; 및 상기 제2 픽셀 신호 생성 회로와 연결된 제2 컬럼 라인을 더 포함하고, 상기 제1 컬럼 라인은 상기 제3 픽셀 신호를 상기 아날로그 디지털 컨버터 회로로 출력하고, 상기 제2 컬럼 라인은 상기 제2 픽셀 신호를 상기 아날로그 디지털 컨버터 회로로 출력하는 이미지 센서.
  5. 제 3 항에 있어서, 상기 제2 픽셀 신호 및 상기 제3 픽셀 신호를 제2 디지털 신호 및 제3 디지털 신호로 각각 변환하도록 구성된 아날로그 디지털 컨버터 회로; 및 상기 제2 디지털 신호 및 상기 제3 디지털 신호의 신호 처리 동작을 기반으로, 상기 제1 포토 다이오드에 대응하는 이미지 신호를 생성하는 이미지 신호 프로세서를 더 포함하는 이미지 센서.
  6. 제 1 항에 있어서, 상기 제2 모드 신호에 기초하여, 상기 제2 픽셀 신호 생성 회로는: 제1 시구간동안, 상기 플로팅 디퓨전 영역의 전하에 대응하는 전압을 상기 제2 픽셀 신호로 변환하고; 상기 제1 시구간 이후 제2 시구간동안, 상기 저장 영역의 전하에 대응하는 전압을 제3 픽셀 신호로 변환하는 이미지 센서.
  7. 제 6 항에 있어서, 상기 제1 픽셀 신호, 상기 제2 픽셀 신호, 및 상기 제3 픽셀 신호의 각각을 디지털 신호로 변환하는 아날로그 디지털 컨버터 회로; 및 상기 제2 픽셀 신호 생성 회로와 연결된 제2 컬럼 라인을 더 포함하고, 상기 제2 컬럼 라인은 제2 픽셀 신호 및 제3 픽셀 신호를 상기 아날로그 디지털 컨버터 회로로 출력하는 이미지 센서.
  8. 제 1 항에 있어서, 상기 제1 픽셀 신호를 상관 이중 샘플링 방식을 사용하여 제1 디지털 신호로 변환하는 아날로그 디지털 컨버터 회로를 더 포함하는 이미지 센서.
  9. 제 8 항에 있어서, 상기 제1 모드 신호에 기초하여, 상기 제1 픽셀 신호 생성 회로는 리셋 전압에 대응하는 전하를 상기 제1 커패시터에 저장하고, 그리고 픽셀 전압에 대응하는 전하를 상기 제2 커패시터에 저장하는 이미지 센서.
  10. 제 1 항에 있어서, 상기 제1 모드 신호 및 상기 제2 모드 신호는 서로 시간을 달리하여 활성화되는 이미지 센서.
  11. 제 1 항에 있어서, 상기 제2 픽셀 신호 생성 회로는: 상기 제1 포토 다이오드와 플로팅 디퓨전 노드 사이에 연결되고, 전송 신호를 수신하는 게이트를 갖는 제1 트랜지스터; 상기 플로팅 디퓨전 노드 및 제1 노드 사이에 연결되고, 제1 리셋 신호를 수신하는 게이트를 갖는 제2 트랜지스터; 상기 제1 노드 및 제1 전원단 사이에 연결되고, 제2 리셋 신호를 수신하는 게이트를 갖는 제3 트랜지스터; 상기 제1 전원단 및 제2 전원단 사이에 연결되고 제3 리셋 신호를 수신하는 게이트를 갖는 제4 트랜지스터; 및 상기 제1 노드 및 저장 노드 사이에 연결되고, 제2 스위치 신호를 수신하는 게이트를 갖는 제10 트랜지스터를 포함하고, 상기 제1 커패시터 및 상기 제2 커패시터 중 적어도 하나는 상기 저장 노드 및 상기 제2 전원단 사이에 병렬로 연결된 이미지 센서.
  12. 제 11 항에 있어서, 상기 제2 스위치 신호가 제1 모드 신호에 대응할 때 상기 제10 트랜지스터는 턴-오프되고, 그리고 상기 제2 스위치 신호가 제2 모드 신호에 대응할 때 상기 제10 트랜지스터는 턴-온되는 이미지 센서.
  13. 이미지 센서에 있어서, 제1 커패시터; 제2 커패시터; 포토 다이오드와 플로팅 디퓨전 노드 사이에 연결되고, 전송 신호를 수신하는 게이트를 갖는 제1 트랜지스터; 제1 노드와 상기 플로팅 디퓨전 노드 사이에 연결되고, 제1 리셋 신호를 수신하는 게이트를 갖는 제2 트랜지스터; 상기 제1 노드와 제1 전원단 사이에 연결되고, 제2 리셋 신호를 수신하는 게이트를 갖는 제3 트랜지스터; 상기 제1 전원단 및 제2 전원단 사이에 연결되고 제3 리셋 신호를 수신하는 게이트를 포함하는 제4 트랜지스터; 제3 전원단 및 제2 노드 사이에 연결되고, 상기 플로팅 디퓨전 노드에 연결되는 게이트를 갖는 제5 트랜지스터; 상기 제2 노드 및 제1 컬럼 라인 사이에 연결되고, 선택 신호를 수신하는 게이트를 갖는 제6 트랜지스터; 상기 제2 노드 및 저장 노드 사이에 연결되고, 스위치 신호를 수신하는 게이트를 갖는 제7 트랜지스터; 상기 저장 노드 및 상기 제1 커패시터의 일단 사이에 연결되고, 제1 샘플링 신호를 수신하는 게이트를 갖는 제8 트랜지스터; 상기 저장 노드 및 상기 제2 커패시터의 일단 사이에 연결되고, 제2 샘플링 신호를 수신하는 게이트를 갖는 제9 트랜지스터; 및 상기 제1 노드 및 상기 제2 노드 사이에 연결되거나, 또는 상기 제1 노드 및 상기 저장 노드 사이에 연결되고, 제2 스위치 신호를 수신하는 게이트를 갖는 제10 트랜지스터를 포함하고, 상기 제1 커패시터의 타단 및 상기 제2 커패시터의 타단은 상기 제2 전원단에 각각 연결되는 이미지 센서.
  14. 제 13 항에 있어서, 제1 모드 신호에 기초하여, 상기 제4 트랜지스터 및 상기 제10 트랜지스터는 턴-오프되고, 상기 제7 트랜지스터는 턴-온되는 이미지 센서.
  15. 제 13 항에 있어서, 제2 모드 신호에 기초하여, 상기 제7 트랜지스터는 턴-오프되고, 그리고 상기 제10 트랜지스터는 턴-온되는 이미지 센서.
  16. 제 13 항에 있어서, 제1 모드 신호에 기초하여, 상기 제4 트랜지스터 및 상기 제10 트랜지스터는 턴-오프되고, 상기 제7 트랜지스터는 턴-온되고, 제2 모드 신호에 기초하여, 상기 제7 트랜지스터는 턴-오프되고, 그리고 상기 제10 트랜지스터는 턴-온되고, 그리고 상기 제1 모드 신호 및 상기 제2 모드 신호는 시간을 달리하여 활성화되는 이미지 센서.
  17. 제 13 항에 있어서, 제2 모드 신호에 기초하여, 상기 7 트랜지스터는 턴-오프되고, 그리고 상기 제10 트랜지스터는 턴-온되고, 그리고 상기 제2 모드 신호에 기초하여, 상기 플로팅 디퓨전 노드의 정전 용량을 확대하기 위해, 상기 제2 트랜지스터를 턴-온시키는 이미지 센서.
  18. 이미지 센서에 있어서, 제1 커패시터 및 제2 커패시터를 포함하는 저장 영역을 포함하고, 글로벌 셔터 방식에서, 포토 다이오드로부터 흘러 넘친 전하를 상기 저장 영역에 저장하고, 롤링 셔터 방식에서, 포토 다이오드로부터 흘러 넘친 전하를 상기 제1 커패시터 및 제2 커패시터 중 적어도 하나, 및 상기 플로팅 디퓨전 영역에 전달하는 이미지 센서.
  19. 제 18 항에 있어서, 상기 롤링 셔터 방식에서, 상기 제1 커패시터 및 상기 제2 커패시터 중 적어도 하나 및 상기 플로팅 디퓨전 영역 사이의 전하 이동 경로를 형성하고, 상기 저장 영역은 상기 플로팅 디퓨전 영역의 확장된 정전 용량으로 사용되는 이미지 센서.
  20. 제 18 항에 있어서, 상기 글로벌 셔터 방식에서, 상기 이미지 센서는: 상기 제1 커패시터에 저장된 전하에 대응하는 전압을 제1 픽셀 신호의 리셋 전압으로 변환하고; 그리고 상기 제2커페시터에 저장된 전하에 대응하는 전압을 제1 픽셀 신호의 픽셀 전압으로 변환하고, 상기 롤링 셔터 방식에서, 상기 이미지 센서는: 상기 저장 영역에 전달되지 않은 상기 플로팅 디퓨전 영역의 전하에 대응하는 전압을 제2 픽셀 신호로 변환하고; 그리고 상기 저장 영역에 전달된 전하에 대응하는 전압을 제3 픽셀 신호로 변환하는 이미지 센서.

Description

저장 영역을 공유하는 하이브리드 셔터 구동 방식의 이미지 센서{IMAGE SENSOR USING METHOD OF DRIVING HYBRID SHUTTER SHARING STORAGE AREA} 본 개시는 이미지 센서에 관한 것으로, 보다 상세하게는, 저장 영역을 공유하는 하이브리드 셔터 구동 방식의 이미지 센서에 관한 것이다. 이미지 센서는 포토 다이오드를 통해 수광한 빛을 전기 신호로 변환한다. CMOS(Complementary Metal Oxide Semiconductor) 이미지 센서는 다른 이미지 센서에 비하여 구동 방식이 편리하고 소모 전력이 낮고 신호 처리 회로를 단일 칩에 집적할 수 있는 등 다양한 이점이 있다. CMOS 이미지 센서의 사용이 급격하게 늘어나면서, 크기를 유지하면서 성능이 향상되거나 또는 성능을 유지하면서 소형화된 이미지 센서에 대한 필요성이 증가하고 있다. 도 1은 본 개시의 실시 예에 따른 이미지 센서를 보여주는 블록도이다. 도 2는 글로벌 셔터 방식을 설명하는 도면이다. 도 3은 롤링 셔터 방식을 설명하는 도면이다. 도 4는 본 개시의 일부 실시 예들에 따른 이미지 센서를 설명하는 도면이다. 도 5는 도 4의 제1 픽셀 회로의 구체적인 블록도이다. 도 6은 본 개시의 일부 실시 예들에 따른 도 5의 제1 픽셀 회로의 회로도이다. 도 7은 도 5의 제1 픽셀 회로가 글로벌 셔터 방식으로 동작하는 것을 설명하는 도면이다. 도 8은 롤링 셔터 방식에서 플로팅 디퓨전 영역과 공유되는 커패시터의 역할을 개념적으로 설명하는 도면이다. 도 9는 도 5의 제1 픽셀 회로(PIX1)가 롤링 셔터 방식으로 동작하는 것을 설명하는 회로도이다. 도 10은 본 개시의 일부 실시 예들에 따른 도 5의 제1 픽셀 회로의 회로도이다. 도 11은 본 개시의 일부 실시 예들에 따른 도 5의 제1 픽셀 회로의 회로도이다. 도 12는 본 개시의 일부 실시 예들에 따른 도 5의 제1 픽셀 회로의 회로도이다. 도 13은 롤링 셔터 방식에서 도 12의 제1 픽셀 회로의 리드아웃을 설명하는 도면이다. 도 14는 롤링 셔터 방식에서 도 13의 제1 픽셀 회로(PIX1)의 리드아웃을 설명하는 타이밍도이다. 도 15는 본 개시의 일부 실시 예들에 따른 이미지 센서의 동작하는 방법을 설명하는 흐름도이다. 이하에서, 본 개시의 기술 분야에서 통상의 지식을 가진 자가 본 개시의 실시 예들을 용이하게 실시할 수 있을 정도로, 본 개시의 실시 예들이 명확하고 상세하게 기재될 것이다. 상세한 설명 또는 특허청구범위에서 사용되는 용어들을 참조하여 설명되는 구성 요소들 및 도면에 도시된 기능 블록들은 소프트웨어, 또는 하드웨어, 또는 그것들의 조합의 형태로 구현될 수 있다. 예시적으로, 소프트웨어는 기계 코드, 펌웨어, 임베디드 코드, 및 애플리케이션 소프트웨어일 수 있다. 예를 들어, 하드웨어는 전기 회로, 전자 회로, 프로세서, 컴퓨터, 집적 회로, 집적 회로 코어들, 압력 센서, 관성 센서, 수동 소자, 또는 그것들의 조합을 포함할 수 있다. 도 1은 본 발명의 실시 예에 따른 이미지 센서(100)를 보여주는 블록도이다. 도 1을 참조하면, 이미지 센서(100)는 픽셀 어레이(110), 로우 디코더(120), 아날로그-디지털 컨버터(ADC; Analog-to-digital Converter) 회로(130), 제어 회로(140), 및 이미지 신호 프로세서(150)를 포함할 수 있다. 픽셀 어레이(110)는 복수의 픽셀 회로들(PIXs)을 포함할 수 있고, 복수의 픽셀 행들 및 복수의 픽셀 열들을 포함하는 행렬 형태일 수 있다. 다시 말해서, 복수의 픽셀 회로들(PIXs) 각각은 행 방향 및 열 방향으로 배열될 수 있다. 동일한 열에 위치한 픽셀 회로들은 동일한 컬럼 라인(CL)에 연결될 수 있다. 동일한 행에 위치한 픽셀 회로들은 동일한 리셋 라인에 연결될 수 있다. 픽셀 어레이(110)의 복수의 픽셀 회로들(PIXs)의 각각은 외부로부터 수광된 빛의 강도 또는 빛의 양에 따라 픽셀 신호를 출력할 수 있다. 이때, 픽셀 신호는 외부로부터 수광된 빛의 강도 또는 빛의 양에 대응하는 아날로그 신호일 수 있다. 도 1의 픽셀 어레이(110)는 4행 4열로 배치된 16개의 픽셀 회로들(PIXs)을 포함하는 것으로 도시하나, 본 개시의 범위가 이에 제한되는 것은 아니며, 복수의 픽셀 회로들(PIXs)의 개수는 이보다 적거나 많을 수 있고, 배치 구조도 위와 다를 수 있다. 본 개시의 일부 실시 예들에 따른 픽셀 회로(PIX)는 하이브리드 셔터 방식으로 동작할 수 있다. 픽셀 회로(PIX)는 이미지 센서(100)에 요구되는 동작 모드(mode)에 따라, 이미지 센서(100)의 성능 및 소비 전력의 측면에서 최적화된 셔터 방식으로 동작할 수 있다. 예를 들어, 이미지 센서(100)를 이용하여 고해상도의 사진 촬영이 요구되는 때에 픽셀 회로(PIX)은 롤링 셔터 방식으로 동작하고, 동영상 촬영이 수행되는 때에 글로벌 셔터 방식으로 동작할 수 있다. 픽셀 회로(PIX)의 구조 및 동작은 후술되는 도면들을 통해서 상세히 설명될 것이다. 로우 디코더(120)는 로우 선택 신호(XR), 리셋 신호(RG), 전송 신호(TG), 및 플로팅 제어 신호(FG)와 같은 픽셀 구동 신호들을 픽셀 어레이(110)에 제공할 수 있다. 로우 디코더(120)는 제어 회로(130)의 제어에 따라 픽셀 어레이(110)의 어느 하나의 행을 선택할 수 있다. 로우 디코더(120)는 복수의 행들 중 하나의 로우를 선택하기 위해 로우 선택 신호(XR)를 생성할 수 있다. 그리고, 로우 디코더(120)는 선택된 로우에 대응하는 픽셀 회로(PIX)에 대해 리셋 신호(RS), 전송 신호(TG), 및 플로팅 제어 신호(FG)를 정해진 순서에 따라 활성화시킬 수 있다. 이후, 선택된 행의 픽셀 회로(PIX)로부터 생성되는 리셋 레벨 신호 및 센싱 레벨 신호 등이 아날로그-디지털 컨버터 회로(130)로 제공될 수 있다. 아날로그-디지털 컨버터 회로(130)는 리셋 레벨 신호 및 센싱 레벨 신호를 디지털 신호(DS)로 변환하여 출력할 수 있다. 예를 들어, 아날로그-디지털 컨버터 회로(130)는 상관 이중 샘플링(CDS; Correlated Double Sampling) 방식으로 리셋 레벨 신호 및 센싱 레벨 신호를 샘플링하고, 이를 디지털 신호(DS)로 변환할 수 있다. 이를 위해, 아날로그-디지털 컨버터 회로(130)는 상관 이중 샘플러(미도시)를 더 포함할 수 있다. 아날로그-디지털 컨버터 회로(130)는 디지털 신호(DS)를 래치하여 출력하는 출력 버퍼 회로(미도시)를 더 포함할 수 있다. 출력 버퍼 회로는 변환된 디지털 신호(DS)를 일시적으로 저장했다가 제어 회로(140)의 제어에 따라 디지털 신호(DS)를 출력할 수 있다. 제어 회로(140)는 픽셀 어레이(110), 로우 디코더(120), 아날로그-디지털 컨버터 회로(130) 등을 제어할 수 있다. 제어 회로(140)는 타이밍 컨트롤러(미도시)를 포함할 수 있다. 타이밍 컨트롤러는 픽셀 어레이(110), 로우 디코더(120), 아날로그-디지털 컨버터 회로(130) 등의 동작에 클럭 신호(clock signal), 타이밍 컨트롤 신호(timing control signal) 등과 같은 제어 신호들을 공급할 수 있다. 제어 회로(150)는 로직 제어 회로(logic control circuit), 위상 고정 로프(phase lock loop) 회로, 타이밍 컨트롤 회로(timing control circuit) 및 통신 인터페이스 회로(communication interface circuit) 등을 포함할 수 있다. 본 개시의 실시 예에 따른 이미지 센서(100)는 픽셀 회로(PIX) 내 하나의 저장 영역을 글로벌 셔터 방식 및 롤링 셔터 방식에서 공유함으로써, 성능을 유지하면서 픽셀 회로(PIX)의 면적이 감소되거나 또는 동일한 면적에서 성능이 향상될 수 있다. 이에 관한 보다 상세한 설명은 후술될 것이다. 도 2는 글로벌 셔터 방식을 설명하는 도면이다. 도 2를 참조하면, 글로벌 셔터 방식이 개념적으로 도시된다. 글로벌 셔터 방식에 있어서, 타겟 영역 내 모든 픽셀 회로들(이하에서, 타겟 픽셀 회로들) 각각의 광소자들에 의해 광전 변환된 신호가 동시에 플로팅 디퓨전 노드로 전달된 후 순차적으로 선택되는 행에서 해당 픽셀의 디지털 신호가 출력될 수 있다. 구체적으로, 글로벌 셔터 방식에서, 이미지 센서는 타겟 픽셀 회로들을 동시에 리셋시킨 뒤, 동일한 시구간동안 포토 다이오드에 의해 수광된 빛에 대응하는 전하를 동시에 플로팅 디퓨전 노드로 전달할 수 있다. 그 후, 순차적으로 선택되는 행에 따라서, 타겟 픽셀 회로들의 픽셀 신호들이 순차적으로 리드아웃될 수 있다. 도 3은 롤링 셔터 방식을 설명하는 도면이다. 도 3을 참조하면, 롤링 셔터 방식이 개념적으로 도시된다. 롤링 셔터 방식에서, 도 2의 글로벌 셔터 방식과 달리, 이미지 센서는 타겟 픽셀 회로들에 대한 리셋 및 리드아웃을 행 단위로 순차적으로 수행할 수 있다. 도 4는 본 개시의 일부 실시 예들에 따른 이미지 센서를 설명하는 도면이다. 도 4를 참조하면, 픽셀 어레이(110)는 제1 픽셀 회로(PIX1), 제2 픽셀 회로(PIX2)를 포함하고, 도 1의 이미지 센서(100)는 멀티플렉서(MUX)(115)를 더 포함할 수 있다. 제1 픽셀 회로(PIX1) 및 제2 픽셀 회로(PIX2)는 동일한 열에 배치될 수 있다. 제1 픽셀 회로(PIX1)는 제1 포토 다이오드(PD1), 제1 픽셀 신호 생성 회로, 제1 저장 영역, 및 제2 픽셀 신호 생성 회로를 포함할 수 있다. 제1 픽셀 신호 생성 회로는 글로벌 셔터 방식과 적어도 일부 연관될 수 있다. 제1 저장 영역은 적어도 하나의 커패시터를 포함할 수 있다. 제2 픽셀 신호 생성 회로는 롤링 셔터 방식과 적어도 일부 연관될 수 있다. 이에 관한 보다 상세한 설명은 도 5를 참조하여 후술될 것이다. 제2 픽셀 회로(PIX2)는 제2 포토 다이오드(PD2), 제3 픽셀 신호 생성 회로, 제2 저장 영역, 및 제4 픽셀 신호 생성 회로를 포함할 수 있다. 제3 픽셀 신호 생성 회로, 제2 저장 영역,